RPG 科技生活 交響樂 交響樂團 Diwa de Leon 一個人的迷你瑪利歐RPG交響樂團 音樂玩家Diwa de Leon很多才多藝的組成了交響樂團,COS馬利歐的裝扮,包辨了小提琴手、鼓手、電吉他手…等,連右下角的應援團都是「本人友情客串」。影片中演奏了許多經典RPG遊戲組曲,包括了太空戰士1、超時空之鑰(Chrono trigger)、上古卷軸5:無界天際、異域神兵、超級瑪利歐RPG、超時空之鑰-次元之旅(Chrono Cross)、太空戰士10、太空戰士7、聖劍傳說、勇者鬥惡龍等等共16首。其實這位玩家的作品不止這一件,似乎對馬利歐情有獨的他,在二年前就自已合音演奏瑪利歐銀河的主題曲。共有四個和聲以及小提琴、吉他、非洲鼓、手鼓、名族樂器Hegalong五種樂器, Twelve 12 年前
科科來文 iCE40 FPGA產品家族持續得到業界肯定 iCE40 FPGA產品家族持續得到業界肯定 - 超低密度的FPGA角逐「年度數位半導體產品」獎 - (台北訊,2012年10月18日)-萊迪思半導體公司(NASDAQ: LSCC)今日宣佈其超低密度的iCE40™FPGA系列被提名入圍「年度數位半導體產品」Elektra獎的決選名單!在獲得此榮譽不久前,iCE40 FPGA系列產品才因為其節能和節省功耗的特色榮獲e-Legacy的「環保設計」獎。 此獎項的決選名單是由2012年Elektra歐洲電子工業獎的獨立評審小組遴選脫穎而出,並將於12月12日在倫敦威斯敏斯特橋公園廣場 (Park Plaza, Westminster Br rdodo5230 12 年前
科科來文 萊迪思 萊迪思iCE40 FPGA系列榮獲E-LEGACY「環保設計」獎 萊迪思iCE40 FPGA系列榮獲E-LEGACY「環保設計」獎 - 低成本、低功耗的FPGA被視為節省能源與高效能- (台北訊,2012年10月11日)-萊迪思半導體公司(NASDAQ: LSCC)今日宣佈其超低密度iCE40™FPGA系列產品,在e-Legacy獎項的環保設計類別脫穎而出。在9月13日於倫敦舉行的頒獎典禮上萊迪思獲頒該獎項,也是唯一在該領域中進入決選名單的可程式設計邏輯公司。今年是電子產品設計(EPD)雜誌創立e-Legacy獎的第六年,該獎項不僅獎勵創新的科技技術,也同時表揚對於環境保護及改善我們日常生活和工作所在社區有貢獻的公司。環保設計獎旨在表彰對環保保持 butterfly4153 12 年前
usb Android Android 活動 / 課程 / Press報導 嵌入式 C語言 PIC 韌體設計 【艾鍗學院-嵌入式軟韌體訓練中心】FPGA/Verilog實戰教學培訓課程 ■課程名稱:FPGA/Verilog實戰教學 以深入淺出的方式教學,在課程結束的同時,學員們即能完全的掌握FPGA/CPLD的設計技巧。課程目標:本課程主要是以業界主流FPGA/CPLD為核心,教導學員從基礎學習,最終達到在FPGA/CPLD中建構屬於自己系統平台為教學目的。學員可以在課程中瞭解目前業界主流 FPGA/CPLD的特色,學習如何利用FPGA/CPLD 開發屬於自己的設計。課程內容將搭配上業界常用週邊介面如:IIC, IIS, …等,並加上FPGA Vender 提供之主要IP,如: RAM Controller …等。 上課日期:2012/9/29(六 rabbit chiu 12 年前
usb Android Android 活動 / 課程 / Press報導 嵌入式 C語言 PIC 韌體設計 【艾鍗學院-嵌入式軟韌體訓練中心】FPGA/Verilog實戰教學 人才培訓課程 ■課程名稱:FPGA/Verilog實戰教學 以深入淺出的方式教學,在課程結束的同時,學員們即能完全的掌握FPGA/CPLD的設計技巧。課程目標:本課程主要是以業界主流FPGA/CPLD為核心,教導學員從基礎學習,最終達到在FPGA/CPLD中建構屬於自己系統平台為教學目的。學員可以在課程中瞭解目前業界主流 FPGA/CPLD的特色,學習如何利用FPGA/CPLD 開發屬於自己的設計。課程內容將搭配上業界常用週邊介面如:IIC, IIS, …等,並加上FPGA Vender 提供之主要IP,如: RAM Controller …等。 上課日期:2012/9/29(六 rabbit chiu 12 年前
usb Android Android 活動 / 課程 / Press報導 嵌入式 C語言 PIC 韌體設計 【艾鍗學院-嵌入式軟韌體訓練中心】軟韌體人才培訓課程FPGA/Verilog實戰教學 ■課程名稱:FPGA/Verilog實戰教學以深入淺出的方式教學,在課程結束的同時,學員們即能完全的掌握FPGA/CPLD的設計技巧。課程目標:本課程主要是以業界主流FPGA/CPLD為核心,教導學員從基礎學習,最終達到在FPGA/CPLD中建構屬於自己系統平台為教學目的。學員可以在課程中瞭解目前業界主流 FPGA/CPLD的特色,學習如何利用FPGA/CPLD 開發屬於自己的設計。課程內容將搭配上業界常用週邊介面如:IIC, IIS, …等,並加上FPGA Vender 提供之主要IP,如: RAM Controller …等。 上課日期:2012/12/1(六) rabbit chiu 12 年前
科科來文 Lattice Lattice Diamond2.0 萊迪思 萊迪思推出強大設計工具Lattice Diamond 2.0軟體 適用於新的低成本、低功耗LatticeECP4 FPGA系列產品 透過可滿足快速設計時序收斂(design timing closure)的性能,Lattice Diamond2.0大幅改進了整體的使用者體驗。除此之外,此設計軟體還針對LatticeECP3新增了一個以分割 (partition) 為基礎的增量設計流程。這個新的設計流程將有助於使用者保有設計性能,並減少設計修改後的執行時間。 萊迪思的軟體行銷總監Mike Kendrick說道,「Lattice Diamond 2.0軟體包括一套完整、易於使用、功能強大的優化設計工具,針對萊迪思低功耗、低成本的中階FPGA獨特邏輯結構所設計。增加的新功能包含:如系統規畫工具(System Planner),可 joann 12 年前
科科來文 德州儀器與 Altera 合作推出 Arria V FPGA 開發套件加速簡化 RF 設計 完整套件大幅縮短設計和驗證 RF 系統時間 德州儀器 (TI) 與 Altera宣佈推出28 nm Arria® V FPGA 完整 RF 開發套件,簡化 RF 系統原型設計。該Arria V FPGA RF 開發套件包含 完整RF 發送、接收和數位預失真回饋所需的軟硬體,將設計和驗證RF 系統所需時間從數月縮短至數星期,範圍涵蓋無線基地台、遠端網路架構 (remote radio head) 及軍事無線電情報設備等。詳細產品資訊,請參見網頁:http://www.ti.com/arria-v-devkit-prtw。 Arria V FPGA RF 開發套件提供RF 開發人員Alte apex.co 12 年前
數位科技與產品 首批低成本、低功耗的LatticeECP4 FPGA樣品正式出貨 創新的6GSERDES、固化通訊模組和雙資料傳輸速率DSP塊 適用於低成本和低功耗的無線、有線和視訊市場應用 萊迪思半導體公司(NASDAQ: LSCC)今日宣佈,新一代LatticeECP4™FPGA系列中密度最高的組件,已經出貨給部分經選擇的客戶。新的LatticeECP4 FPGA系列提供了多種200KLUT以下、低成本、低功耗的中階組件,其高性能的創新突破包括:低成本封裝的6GSERDES、功能強大的DSP塊和內建、以硬核IP為基礎的通訊模組。LatticeECP4-190是這個系列中密度最高的組件,擁有183KLUT、480個雙數據速率DSP乘法器(18×18 apex.co 12 年前
科科來文 萊迪思宣佈量產iCE40 LOS ANGELES LP系列和HX系列mobileFPGA套件 兩款新的39美金iCEblink40開發套件 實現符合量產標準、非揮發性40nm可程式設計技術 萊迪思半導體公司(NASDAQ: LSCC)今日推出8款已經完全符合量產標準的iCE40™ Los Angeles mobileFPGA™系列套件,並開始批量生產。iCE40低功耗LP系列的LP640、LP1K、LP4K和LP8K套件,以及更高性能的iCE40 HX系列HX640、HX1K、HX4K和HX8K套件,都已經開始量產,並擁有17種不同的組件/封裝組合。 iCE40 mobileFPGA套件使用非揮發性40nm技術,沿襲了已經被大量商業消費類電子OEM廠商廣泛採用的 apex.co 13 年前